logo
Dobra cena. w Internecie

szczegółowe informacje o produktach

Created with Pixso. Do domu Created with Pixso. produkty Created with Pixso.
Układ scalony
Created with Pixso. LCMXO2-256HC-4TG100I MachXO2 Field Programmable Gate Array (FPGA) IC 55 256 100-LQFP

LCMXO2-256HC-4TG100I MachXO2 Field Programmable Gate Array (FPGA) IC 55 256 100-LQFP

Nazwa marki: Original
Numer modelu: LCMXO2-256HC-4TG100I
MOQ: 1
Cena £: negotiable
Czas dostawy: 3-4 dni
Warunki płatności: TT
Szczegółowe informacje
Miejsce pochodzenia:
Oryginalne
Orzecznictwo:
Original
Liczba LAB/CLB:
32
Liczba elementów logicznych/komórek:
256
Liczba wejść/wyjść:
55
Napięcie - zasilanie:
2,375 V ~ 3,465 V
Temperatura pracy:
-40°C ~ 100°C (TJ)
Opakowanie / Pudełko:
100-LQFP
Szczegóły pakowania:
karton
Możliwość Supply:
100
Podkreślić:

LCMXO2-256HC-4TG100I

,

100-LQFP MachXO2 FPGA IC

,

MachXO2 Pole programowalne

Opis produktu

LCMXO2-2000HC-4TG144C układ scalony FPGA 111 I/O 144TQFP

 
Wszystkie są nowe i oryginalne.

Specyfikacje LCMXO2-256HC-4TG100I

 

TYPU Opis
Kategoria Obwody zintegrowane
  Wbudowane
  FPGA (Field Programmable Gate Array)
Mfr Lattice Semiconductor Corporation
Zestaw MachXO2
Opakowanie Płytka
Liczba LAB/CLB 32
Liczba elementów logicznych/komórek 256
Liczba I/O 55
Napięcie - zasilanie 20,375 V ~ 3,465 V
Rodzaj montażu Powierzchnia
Temperatura pracy -40°C ~ 100°C (TJ)
Opakowanie / Pudełko 100-LQFP
Zestaw urządzeń dostawcy 100-TQFP (14x14)
Numer produktu podstawowego LCMXO2-256

 

CechyLCMXO2-256HC-4TG100I


• Wysokiej wydajności, elastyczny bufor I/O
• Programowalny buffer sysIOTM obsługuje szeroki zakres interfejsów:
¢ LVCMOS 3.3/2.5/1.8/1.5/1.2
¢ LVTTL
¢ PCI
W odniesieniu do systemów LVDS, bus-LVDS, MLVDS, RSDS, LVPECL
¢ SSTL 25/18
HSTL 18
Wprowadzanie sygnału Schmitta, histereza do 0,5 V
• W/O obsługują gorące gniazda
• Zakończenie różnicowe na układzie
• programowalny tryb pociągania do góry lub do dołu
• Elastyczny układ zegarowy na chipie
• Osiem głównych zegarków
• Do dwóch zegarków krawędzi dla interfejsów I/O dużych prędkości (tylko na górnej i dolnej stronie)
• Do dwóch analogowych PLL na urządzenie z syntezą częstotliwości n
– Wide input frequency range (7 MHz to 400 MHz)
• Niezmienny, nieskończenie rekonfiguracyjny
• Natychmiastowe włączanie
• Jednoczesne bezpieczne rozwiązanie
• Możliwość programowania za pomocą JTAG, SPI lub I2C
• Wspiera programowanie w tle pamięci niezmiennej
• Opcjonalne podwójne uruchomienie z zewnętrzną pamięcią SPI
• Rekonfiguracja TransFRTM
• Aktualizacja logiki w terenie podczas pracy systemu
• Zwiększone wsparcie na poziomie systemu
• Funkcje wytrzymałe na chipie: SPI, I2C, timer/licznik
• Oscylator na chipie o dokładności 5,5%
• Unikalny identyfikator TraceID do śledzenia systemu
• Tryb programowania jednorazowego (OTP)
• Jednorzędne źródło zasilania z rozszerzonym zasięgiem pracy
• Skanowanie granic w standardzie IEEE 1149.1
• programowanie wewnątrz systemu zgodne z normą IEEE 1532
• Szeroki wybór pakietów
• opcje pakietów TQFP, WLCSP, ucBGA, csBGA, caBGA, ftBGA, fpBGA, QFN
• Opcje pakietów małych odcisków
️ Tak małe jak 2,5 mm x 2,5 mm
• Wspierana migracja gęstości
• zaawansowane opakowania bez halogenów

 

 

 

OpisLCMXO2-256HC-4TG100I


Urządzenia MachXO2 zapewniają powszechnie stosowane funkcje skrapione, takie jak sterownik SPI, I2
C sterownik i zegar
MachXO2-640/U i urządzenia o wyższej gęstości zapewniają również pamięć flash użytkownika (UFM).
Funkcje i interfejs UFM do logiki rdzenia i routingu przez interfejs WISHBONE.
być dostępne za pośrednictwem SPI,
C i JTAG.

 

 


Klasyfikacje środowiskowe i eksportoweLCMXO2-256HC-4TG100I
 

Atrybut Opis
Status RoHS Zgodność z ROHS3
Poziom wrażliwości na wilgoć (MSL) 3 (168 godzin)
Status REACH REACH Nie ma wpływu
ECCN EAR99
HTSUS 8542.39.0001

LCMXO2-256HC-4TG100I MachXO2 Field Programmable Gate Array (FPGA) IC 55 256 100-LQFP 0 

Dobra cena. w Internecie

szczegółowe informacje o produktach

Created with Pixso. Do domu Created with Pixso. produkty Created with Pixso.
Układ scalony
Created with Pixso. LCMXO2-256HC-4TG100I MachXO2 Field Programmable Gate Array (FPGA) IC 55 256 100-LQFP

LCMXO2-256HC-4TG100I MachXO2 Field Programmable Gate Array (FPGA) IC 55 256 100-LQFP

Nazwa marki: Original
Numer modelu: LCMXO2-256HC-4TG100I
MOQ: 1
Cena £: negotiable
Szczegóły opakowania: karton
Warunki płatności: TT
Szczegółowe informacje
Miejsce pochodzenia:
Oryginalne
Nazwa handlowa:
Original
Orzecznictwo:
Original
Numer modelu:
LCMXO2-256HC-4TG100I
Liczba LAB/CLB:
32
Liczba elementów logicznych/komórek:
256
Liczba wejść/wyjść:
55
Napięcie - zasilanie:
2,375 V ~ 3,465 V
Temperatura pracy:
-40°C ~ 100°C (TJ)
Opakowanie / Pudełko:
100-LQFP
Minimalne zamówienie:
1
Cena:
negotiable
Szczegóły pakowania:
karton
Czas dostawy:
3-4 dni
Zasady płatności:
TT
Możliwość Supply:
100
Podkreślić:

LCMXO2-256HC-4TG100I

,

100-LQFP MachXO2 FPGA IC

,

MachXO2 Pole programowalne

Opis produktu

LCMXO2-2000HC-4TG144C układ scalony FPGA 111 I/O 144TQFP

 
Wszystkie są nowe i oryginalne.

Specyfikacje LCMXO2-256HC-4TG100I

 

TYPU Opis
Kategoria Obwody zintegrowane
  Wbudowane
  FPGA (Field Programmable Gate Array)
Mfr Lattice Semiconductor Corporation
Zestaw MachXO2
Opakowanie Płytka
Liczba LAB/CLB 32
Liczba elementów logicznych/komórek 256
Liczba I/O 55
Napięcie - zasilanie 20,375 V ~ 3,465 V
Rodzaj montażu Powierzchnia
Temperatura pracy -40°C ~ 100°C (TJ)
Opakowanie / Pudełko 100-LQFP
Zestaw urządzeń dostawcy 100-TQFP (14x14)
Numer produktu podstawowego LCMXO2-256

 

CechyLCMXO2-256HC-4TG100I


• Wysokiej wydajności, elastyczny bufor I/O
• Programowalny buffer sysIOTM obsługuje szeroki zakres interfejsów:
¢ LVCMOS 3.3/2.5/1.8/1.5/1.2
¢ LVTTL
¢ PCI
W odniesieniu do systemów LVDS, bus-LVDS, MLVDS, RSDS, LVPECL
¢ SSTL 25/18
HSTL 18
Wprowadzanie sygnału Schmitta, histereza do 0,5 V
• W/O obsługują gorące gniazda
• Zakończenie różnicowe na układzie
• programowalny tryb pociągania do góry lub do dołu
• Elastyczny układ zegarowy na chipie
• Osiem głównych zegarków
• Do dwóch zegarków krawędzi dla interfejsów I/O dużych prędkości (tylko na górnej i dolnej stronie)
• Do dwóch analogowych PLL na urządzenie z syntezą częstotliwości n
– Wide input frequency range (7 MHz to 400 MHz)
• Niezmienny, nieskończenie rekonfiguracyjny
• Natychmiastowe włączanie
• Jednoczesne bezpieczne rozwiązanie
• Możliwość programowania za pomocą JTAG, SPI lub I2C
• Wspiera programowanie w tle pamięci niezmiennej
• Opcjonalne podwójne uruchomienie z zewnętrzną pamięcią SPI
• Rekonfiguracja TransFRTM
• Aktualizacja logiki w terenie podczas pracy systemu
• Zwiększone wsparcie na poziomie systemu
• Funkcje wytrzymałe na chipie: SPI, I2C, timer/licznik
• Oscylator na chipie o dokładności 5,5%
• Unikalny identyfikator TraceID do śledzenia systemu
• Tryb programowania jednorazowego (OTP)
• Jednorzędne źródło zasilania z rozszerzonym zasięgiem pracy
• Skanowanie granic w standardzie IEEE 1149.1
• programowanie wewnątrz systemu zgodne z normą IEEE 1532
• Szeroki wybór pakietów
• opcje pakietów TQFP, WLCSP, ucBGA, csBGA, caBGA, ftBGA, fpBGA, QFN
• Opcje pakietów małych odcisków
️ Tak małe jak 2,5 mm x 2,5 mm
• Wspierana migracja gęstości
• zaawansowane opakowania bez halogenów

 

 

 

OpisLCMXO2-256HC-4TG100I


Urządzenia MachXO2 zapewniają powszechnie stosowane funkcje skrapione, takie jak sterownik SPI, I2
C sterownik i zegar
MachXO2-640/U i urządzenia o wyższej gęstości zapewniają również pamięć flash użytkownika (UFM).
Funkcje i interfejs UFM do logiki rdzenia i routingu przez interfejs WISHBONE.
być dostępne za pośrednictwem SPI,
C i JTAG.

 

 


Klasyfikacje środowiskowe i eksportoweLCMXO2-256HC-4TG100I
 

Atrybut Opis
Status RoHS Zgodność z ROHS3
Poziom wrażliwości na wilgoć (MSL) 3 (168 godzin)
Status REACH REACH Nie ma wpływu
ECCN EAR99
HTSUS 8542.39.0001

LCMXO2-256HC-4TG100I MachXO2 Field Programmable Gate Array (FPGA) IC 55 256 100-LQFP 0