Wyślij wiadomość
Shenzhen Swift Automation Technology Co., Ltd. 86--15919214948 sales@sz-swift.com
LCMXO2-1200UHC-4FTG256C Integrated Circuit Chip FPGA 206 I/O 256FTBGA

LCMXO2-1200UHC-4FTG256C układ scalony FPGA 206 I/O 256FTBGA

  • High Light

    LCMXO2-1200UHC-4FTG256C

    ,

    206 Chip FPGA I/O

    ,

    256FTBGA FPGA chip

  • Liczba LAB/CLB
    160
  • Liczba elementów logicznych/komórek
    1280
  • Całkowita liczba bitów pamięci RAM
    75776
  • Liczba wejść/wyjść
    206
  • Napięcie - zasilanie
    2,375 V ~ 3,465 V
  • Temperatura pracy
    0°C ~ 85°C (TJ)
  • Miejsce pochodzenia
    Oryginalne
  • Nazwa handlowa
    Original
  • Orzecznictwo
    Original
  • Numer modelu
    LCMXO2-1200UHC-4FTG256C
  • Minimalne zamówienie
    1
  • Cena
    Negotiation
  • Szczegóły pakowania
    karton
  • Czas dostawy
    3-4 dni
  • Zasady płatności
    TT
  • Możliwość Supply
    100

LCMXO2-1200UHC-4FTG256C układ scalony FPGA 206 I/O 256FTBGA

LCMXO2-1200UHC-4FTG256C układ scalony FPGA 206 I/O 256FTBGA

 
Wszystkie są nowe i oryginalne.

Specyfikacje LCMXO2-1200UHC-4FTG256C

 

TYPU Opis
Kategoria Obwody zintegrowane
  Wbudowane
  FPGA (Field Programmable Gate Array)
Mfr Lattice Semiconductor Corporation
Zestaw MachXO2
Opakowanie Płytka
Liczba LAB/CLB 160
Liczba elementów logicznych/komórek 1280
Łączna ilość bitów pamięci RAM 75776
Liczba I/O 206
Napięcie - zasilanie 20,375 V ~ 3,465 V
Rodzaj montażu Powierzchnia
Temperatura pracy 0°C ~ 85°C (TJ)
Opakowanie / Pudełko 256-LBGA
Zestaw urządzeń dostawcy 256-FTBGA (17 x 17)
Numer produktu podstawowego LCMXO2-1200

 

CechyLCMXO2-1200UHC-4FTG256C

 

 

• Synchroniczne wprowadzenie/wyjście z źródła z wstępnym zaprojektowaniem
• Rejestry DDR w komórkach I/O
• Dedykowana logika biegów
• 7:1 Przystosowanie do I/O wyświetlacza
• DDR ogólny, DDRX2, DDRX4
• Dedykowana pamięć DDR/DDR2/LPDDR z obsługą DQS
• Wysokiej wydajności, elastyczny bufor I/O
• Programowalny buffer sysIOTM obsługuje szeroki zakres interfejsów:
¢ LVCMOS 3.3/2.5/1.8/1.5/1.2
¢ LVTTL
¢ PCI
W odniesieniu do systemów LVDS, bus-LVDS, MLVDS, RSDS, LVPECL
¢ SSTL 25/18
HSTL 18
Wprowadzanie sygnału Schmitta, histereza do 0,5 V
• W/O obsługują gorące gniazda
• Zakończenie różnicowe na układzie
• programowalny tryb pociągania do góry lub do dołu
• Elastyczny układ zegarowy na chipie
• Osiem głównych zegarków
• Do dwóch zegarków krawędzi dla interfejsów I/O dużych prędkości (tylko na górnej i dolnej stronie)
• Do dwóch analogowych PLL na urządzenie z syntezą częstotliwości n
– Wide input frequency range (7 MHz to 400 MHz)
• Niezmienny, nieskończenie rekonfiguracyjny
• Natychmiastowe włączanie
• Jednoczesne bezpieczne rozwiązanie
• Możliwość programowania za pomocą JTAG, SPI lub I2C
• Wspiera programowanie w tle pamięci niezmiennej
• Opcjonalne podwójne uruchomienie z zewnętrzną pamięcią SPI
• Rekonfiguracja TransFRTM
• Aktualizacja logiki w terenie podczas pracy systemu
• Zwiększone wsparcie na poziomie systemu
• Funkcje wytrzymałe na chipie: SPI, I2C, timer/licznik
• Oscylator na chipie o dokładności 5,5%
• Unikalny identyfikator TraceID do śledzenia systemu
• Tryb programowania jednorazowego (OTP)
• Jednorzędne źródło zasilania z rozszerzonym zasięgiem pracy
• Skanowanie granic w standardzie IEEE 1149.1
• programowanie wewnątrz systemu zgodne z normą IEEE 1532
• Szeroki wybór pakietów
• opcje pakietów TQFP, WLCSP, ucBGA, csBGA, caBGA, ftBGA, fpBGA, QFN
• Opcje pakietów małych odcisków
️ Tak małe jak 2,5 mm x 2,5 mm
• Wspierana migracja gęstości
• zaawansowane opakowania bez halogenów

 

 

ZastosowanieLCMXO2-1200UHC-4FTG256C


Rodzina urządzeń PLD MachXO2 o bardzo niskiej mocy, natychmiastowym uruchomieniu i niestabilności składa się z sześciu urządzeń o gęstości od 256 do 6864 tabel obserwacyjnych (LUT).

 

 


Klasyfikacje środowiskowe i eksportoweLCMXO2-1200UHC-4FTG256C
 

Atrybut Opis
Status RoHS Zgodność z ROHS3
Poziom wrażliwości na wilgoć (MSL) 3 (168 godzin)
Status REACH REACH Nie ma wpływu
ECCN 3A991D
HTSUS 8542.39.0001

 LCMXO2-1200UHC-4FTG256C układ scalony FPGA 206 I/O 256FTBGA 0